小程序
传感搜
传感圈

中国研究团队在模数转换器芯片研究中取得重要进展

2022-07-15
关注

近日,上海交大电子信息与电气工程学院微纳电子学系周健军教授课题组在IEEE Journal of Solid-State Circuits(JSSC)上发表题为“A 60MS/s 5MHz-BW Noise-Shaping SAR ADC with Integrated Input Buffer Achieving 84.2dB-SNDR and 97.3dB-SFDR Using Dynamic Level-Shifting and ISI-Error Correction”的模数转换器(ADC)芯片研究成果。

研究内容

该研究重点解决了ADC在系统应用中面临的集成输入缓冲器时的设计挑战,揭示了ADC符号间串扰的产生机理以及对ADC精度的影响,文章提出动态电平移位技术与采样误差校正技术,从而实现了片上集成缓冲器的高性能ADC的线性度提升。

ADC芯片采用CMOS工艺流片验证,在采样率为60MS/s带宽为5MHz时,实现了84.2dB的SNDR和97.3dB的SFDR,达到了截止论文投稿时文献报道的集成了输入缓冲器的逐次逼近型ADC的最好优值指标(FoMw为60.6 fJ/conv.-step,FoMs为172.1dB)。此外,该芯片在设计时采用了多项数字辅助校准技术,并考虑了ESD保护等芯片可靠性问题。

集成输入缓冲器的逐次逼近型ADC芯片照片

关于JSSC

IEEE固态电路期刊(JSSC)是国际集成电路领域最高级别期刊之一,旨在发布集成电路设计领域的最新技术进展和纪录性成果,代表着业内当前最高技术水平。获 取 更多前沿科技 研究 进展访问:https://byteclicks.com

版权声明:除特殊说明外,本站所有文章均为 字节点击 原创内容,采用 BY-NC-SA 知识共享协议。原文链接:https://byteclicks.com/39557.html 转载时请以链接形式标明本文地址。转载本站内容不得用于任何商业目的。本站转载内容版权归原作者所有,文章内容仅代表作者独立观点,不代表字节点击立场。报道中出现的商标、图像版权及专利和其他版权所有的信息属于其合法持有人,只供传递信息之用,非商务用途。如有侵权,请联系 gavin@byteclicks.com。我们将协调给予处理。

  • 芯片
  • 科普
  • 模数转换
您觉得本篇内容如何
评分

评论

您需要登录才可以回复|注册

提交评论

提取码
复制提取码
点击跳转至百度网盘